
、SMDK2410\INC\s2410.h, 調整如下
#define S2410FCLK (258 * 1000 * 1000) // 203MHz (FCLK).
二、smdk2410\kernel\hal\arm\fw.s, 調整如下:
FCLK EQU (258)
PLLVAL EQU (((0xcf << 12) + (0x3 << 4) + 0x1))
三、如果不能運行, 請調整各個BANK的時序,
四、這樣調整后NAND不能正常工作, 請注意北京世紀普光網站。
五、GOOD LUCK
聯系人:劉少華
電話 :010-67135050-813